| tica 08/02/2023 (C) |
|---------------------|
|                     |
|                     |
|                     |

N.B.: Gli alunni con DSA devono svolgere solo i primi 4 esercizi.

# Esercizio 1 (8 punti)

Matricola: \_

Progettare un circuito sequenziale con due ingressi x1, x0, che codificano i caratteri A, L, F nel seguente modo:

| x1, x0 | carattere |
|--------|-----------|
| 00     | A         |
| 01     | L         |
| 1-     | F         |

Il circuito ha 2 uscite z1 e z0. L'automa fornisce z1=1 quando riceve in ingresso la sequenza ALA e z0=1 quando riceve in ingresso la sequenza ALFA. Sono ammesse sovrapposizioni. Disegnare il circuitio.



# Codifica degli stati

| R   | 00 |
|-----|----|
| Α   | 01 |
| AL  | 10 |
| ALF | 11 |

## Tabella di transizione:

| CS  | S <sub>1</sub> | S <sub>0</sub> | X <sub>1</sub> | <b>X</b> 0 | NS  | S <sub>1</sub> ' | S <sub>0</sub> ' | z1 | z0 |
|-----|----------------|----------------|----------------|------------|-----|------------------|------------------|----|----|
| R   | 0              | 0              | 0              | 0          | Α   | 0                | 1                | 0  | 0  |
| R   | 0              | 0              | 0              | 1          | R   | 0                | 0                | 0  | 0  |
| R   | 0              | 0              | 1              | -          | R   | 0                | 0                | 0  | 0  |
| Α   | 0              | 1              | 0              | 0          | Α   | 0                | 1                | 0  | 0  |
| Α   | 0              | 1              | 0              | 1          | AL  | 1                | 0                | 0  | 0  |
| Α   | 0              | 1              | 1              | -          | R   | 0                | 0                | 0  | 0  |
| AL  | 1              | 0              | 0              | 0          | Α   | 0                | 1                | 1  | 0  |
| AL  | 1              | 0              | 0              | 1          | R   | 0                | 0                | 0  | 0  |
| AL  | 1              | 0              | 1              | -          | ALF | 1                | 1                | 0  | 0  |
| ALF | 1              | 1              | 0              | 0          | Α   | 0                | 1                | 0  | 1  |
| ALF | 1              | 1              | 0              | 1          | R   | 0                | 0                | 0  | 0  |
| ALF | 1              | 1              | 1              | -          | R   | 0                | 0                | 0  | 0  |

# **Equazioni della Next state and output logic:**

S1'=(S1\*~S0\*x1)+(~S1\*S0\*x0)+(~S1\*S0\*x1)

 $S0' = (^x1*^x0) + (S1*^S0*x1)$ 

z1= (S1\*~S0\*~x1\*~x0)

z0= (S1\*S0\*~x1\*~x0)

# Circuito:



Matricola\_\_\_\_\_

**Esercizio 2 (6 punti)** Un circuito combinatorio prende in ingresso un numero di 4 bit  $A=a_3a_2a_1a_0$  in complemento a 2 fornisce un'uscita  $Z=z_1z_0$  tale che:

Z=0 se 3≤A≤7

Z=1 se -3≤A<3

Z=2 se -7≤A<-3

Z=3 se A=-8

#### Realizzare:

- la tabella della verità corrispondente
- la forma minima POS di z<sub>1</sub>
- la forma all-NAND ed all-NOR di z<sub>1</sub> (è possibile usare porte NOT)
- z<sub>1</sub> utilizzando solo 3 MUX 2:1

#### **Solution:**

#### **Truth Table:**

| a <sub>3</sub> | a <sub>2</sub> | $a_1$ | $a_0$ | z1 | z0 |
|----------------|----------------|-------|-------|----|----|
| 0              | 0              | 0     | 0     | 0  | 1  |
| 0              | 0              | 0     | 1     | 0  | 1  |
| 0              | 0              | 1     | 0     | 0  | 1  |
| 0              | 0              | 1     | 1     | 0  | 0  |
| 0              | 1              | 0     | 0     | 0  | 0  |
| 0              | 1              | 0     | 1     | 0  | 0  |
| 0              | 1              | 1     | 0     | 0  | 0  |
| 0              | 1              | 1     | 1     | 0  | 0  |
| 1              | 0              | 0     | 0     | 1  | 1  |
| 1              | 0              | 0     | 1     | 1  | 0  |
| 1              | 0              | 1     | 0     | 1  | 0  |
| 1              | 0              | 1     | 1     | 1  | 0  |
| 1              | 1              | 0     | 0     | 1  | 0  |
| 1              | 1              | 0     | 1     | 0  | 1  |
| 1              | 1              | 1     | 0     | 0  | 1  |
| 1              | 1              | 1     | 1     | 0  | 1  |

### Forma POS di z<sub>1</sub>:



z1=(~a2+~a0)\*(~a2+~a1)\*(a3)

forma all-NAND di z<sub>1</sub>:

 $z1 = {}^{\sim}({}^{\sim}(a2*a0)*{}^{\sim}(a2*a1)*(a3)))$ 

forma all-NOR di z<sub>1</sub>:

# z1 con MUX 2-1:



# Esercizio 3 (5 punti)

Analizzare la macchina a stati mostrata in figura. Scrivere le tabelle degli stati futuri e di uscita e disegnare l'automa (il diagramma di transizione degli stati).



## **Solution:**

# Outputs table + state encoding

| y0 | у1 | Z | Stato |
|----|----|---|-------|
| 0  | 0  | 0 | S0    |
| 0  | 1  | 1 | S1    |
| 1  | 0  | 0 | S2    |
| 1  | 1  | 0 | S3    |

# **Next state table**

| y0 | y1 | CS | х | y0' | y1' | NS |
|----|----|----|---|-----|-----|----|
| 0  | 0  | S0 | 0 | 0   | 0   | SO |
| 0  | 0  | S0 | 1 | 1   | 1   | S3 |
| 0  | 1  | S1 | 0 | 1   | 0   | S2 |
| 0  | 1  | S1 | 1 | 1   | 1   | S3 |
| 1  | 0  | S2 | 0 | 0   | 1   | S1 |
| 1  | 0  | S2 | 1 | 1   | 0   | S2 |
| 1  | 1  | S3 | 0 | 1   | 1   | S3 |
| 1  | 1  | S3 | 1 | 1   | 0   | S2 |



| Matricola |  |  |
|-----------|--|--|
|           |  |  |

# Esercizio 4 (3 punti)

Si progetti una interconnessione di 6 registri R0...R5 tramite un bus tale che:

- Se R5 > R4 allora trasferisce il contenuto di R0 in R2 ed R3;
- Se R5 = R4 allora trasferisce il contenuto di R2 in R4 ed R5;
- Altrimenti, trasferisce il contenuto di R4 in R0 ed R1.

I trasferimenti sono abilitati solo se R0 ed R1 sono discordi.



| Matricola |  |  |
|-----------|--|--|
|-----------|--|--|

### Esercizio 5 (4 punti)

Dati i valori X = -1614 e Y = 675 rappresentati in base 10:

- eseguire la conversione in base 2
- eseguire la somma X+Y ed X-Y
- convertire i risultati in base 10 e verificare che siano corretti.
- Convertire i risultati in rappresentazione IEEE 754 half-precision

#### **Soluzione:**

#### Conversione in base 2:

1614 = 011001001110 => -1614 = 100110110010 675 = 001010100011

#### Somma, sottrazione e conversione in base 10:

### **Conversion in half-precision**

011100001111 = -1614 - 675 = -2289

-2289 = -(10001111000) =-(1.0001111000 \* 
$$2^{11}$$
)  
IEEE = 1 11010 0001111000  $\rightarrow$  E878

### Esercizio 6 (4 punti)

Data l'espressione  $f = (\overline{a(a + \overline{bcd})} + \overline{e}) \oplus (e + cd)$  semplificarla e portarla in forma normale POS.

$$f = (\overline{a(a + \overline{bcd})} + \overline{e}) \oplus (e + cd)$$

$$= (\overline{a + a\overline{bcd}}) + \overline{e}) \oplus (e + cd)$$

$$= (\overline{a} + \overline{e}) \oplus (e + cd)$$

$$= (\overline{a} + \overline{e}) \oplus (e + cd)$$

$$= (\overline{a} + \overline{e})(e + cd) + (\overline{a} + \overline{e})(\overline{e} + cd) =$$

$$= ae(e + cd) + (\overline{a} + \overline{e})\overline{e} \cdot \overline{cd} = ae + \overline{e} \cdot (\overline{c} + \overline{d}) = ae + \overline{c}\overline{e} + \overline{d}\overline{e} =$$

$$(a + \overline{c} + \overline{d})(a + \overline{c} + \overline{e})(a + \overline{d} + \overline{e})(a + \overline{e})(e + \overline{c} + \overline{d}) = (a + \overline{e})(a + \overline{c} + \overline{d})(\overline{c} + \overline{d} + e)$$